AMD YES!未来CPU L2缓存也将实现堆叠

AMD YES!未来CPU L2缓存也将实现堆叠

鳕鱼堡 / 2026-01-16 10:5611394

只要是熟悉PCDIY的游戏玩家们,都深知AMD在3D V-Cache技术上的成功。通过该技术搭载超大容量L3缓存的Ryzen X3D系列处理器,更是让游戏帧数开启了“火箭式”飙升模式。

但AMD显然不会在目前的进度上止步不前,就在刚才,AMD新公布了一篇名为“Balanced Latency Stacked Cache”的专利研究论文,主题为探索在将来的处理器上实现堆叠L2缓存的技术路线,并以此作为AMD下一步的研究项目。

AMD-Stacked-L2-3D-V-Cache-Research-_F-728x409.jpg

AMD在该论文中给出了堆叠式L2缓存的设计架构图例。从一块基底芯片,分别与一块计算芯片和缓存芯片相连,然后在其上方再额外叠加一层计算芯片与缓存芯片。

AMD-Stacked-L2-3D-V-Cache-Research-_2.png

图中的单个缓存模块由四个独立的512K区域组成,并且还设有一个CCC控制电路,由此构成总共为2MB的L2缓存。该L2缓存单元可以根据实际设计需要进行堆叠扩展,在示例图中展示了可扩大至双层4MB的容量。

AMD-Stacked-L2-3D-V-Cache-Research-_1.png

论文中提到的堆叠方案在原理上基本延续了之前用于L3缓存的3D V-Cache技术。即通过硅通孔垂直排布在每套堆叠缓存系统的中央,将L2、L3缓存堆叠层与基底芯片、计算模块连接在一起。而整个系统则是由多个双层堆叠系统构成,其中CCC控制电路对于负责管控数据的输入输出走线起到关键作用。

AMD-Stacked-L2-3D-V-Cache-Research-_3.png

同时AMD还将传统的平面布局1MB L2缓存进行了对比,文中指出平面布局的1MB L2缓存典型延迟为14个时钟周期,而采用堆叠技术的1MB L2缓存延迟只需要12个时钟周期。从而表明,堆叠式L2缓存不仅可以扩充其容量,而且还可以带来更好的延迟表现,并且对于功耗和热管理都有更好的改善。

从AMD发布的这项新研究,我们有理由相信,AMD将在3D V-Cache技术中持续深耕,并且未来将会把这项堆叠L2缓存技术整合到旗下的各类消费级Ryzen和企业级EPYC处理器中,以此拉升性能上限,只是要等待这项技术的真正落地还尚需时日。不过一家欢喜一家愁,作为老对手的Intel如果不再拿出点新本事,日子可能就更加不太好过咯。



发表评论注册|